## EF205/EL205 Roll No.: ..... ## 2019 ## **DIGITAL ELECTRONICS** अधिकतम अंक: 70 निर्धारित समय : तीन घंटे। [Maximum Marks: 70 Time allowed : Three Hours] (i) प्रथम प्रश्न अनिवार्य है, शेष में से किन्हीं **पाँच** के उत्तर दीजिये। नोट: Question No. 1 is compulsory, answer any FIVE questions from the remaining. Note: प्रत्येक प्रश्न के सभी भागों को क्रमवार एक साथ हल कीजिये। Solve all parts of a question consecutively together. (iii) प्रत्येक प्रश्न को नये पृष्ठ से प्रारम्भ कीजिये। Start each question on fresh page. (iv) दोनों भाषाओं में अन्तर होने की स्थिति में अंग्रेजी अनुवाद ही मान्य है। Only English version is valid in case of difference in both the languages. 1. (i) अंकीय तंत्र में धनात्मक तथा ऋणात्मक तर्क को समझाइये । Explain positive and negative logic in digital systems. (ii) बूलियन व्यंजकों के मानक रूपों को परिभाषित कीजिए। Define standard forms of Boolean expressions. (iii) रिडन्डेन्ट ग्रुप से क्या तात्पर्य है ? What is meant by redundant groups? (iv) मल्टीप्लेक्सर एवं डीमल्टीप्लेक्सर के कार्यों में विभेद कीजिए। Differentiate between functions of multiplexer and demultiplexer. (v) फ्लिप-फ्लॉप के विभिन्न अनुप्रयोगों का उल्लेख कीजिए। $(2\times5)$ Write various applications of flip-flops. बूलियन बीजगणित के साहचर्य का नियम लिखिए तथा सत्य तालिका द्वारा सत्यापित कीजिए। State associative law of Boolean algebra and prove it by truth table. (ii) निम्नलिखित को बूलियन बीजगणित द्वारा सरलीकृत कीजिए : $(6\times2)$ Simplify following using Boolean algebra: $Y = ABC (AB\overline{C} + A\overline{B}C + \overline{A}BC)$ (b) $Y = AB + AB\overline{C} + \overline{B}C + ABC$ (1 of 2) P.T.O. | | (2 of 2) | S : 22949 Labeling 685 | |--------------|-------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------| | EF-205/I | | | | 3. (i) | CMOS NAND द्वार की कार्यप्रणाली समझाइये। | | | , | Explain the working of CMOS NAND gate. केवल NAND द्वार प्रयुक्त कर EX-OR द्वार की रचना कीजिए। | | | (ii) | Realize EX-OR gate using NAND gates only. | (6×2) | | | Realize EX-OR gate using NAND gates | | | 4 0 | न व्यंजकों को K-मैप द्वारा न्यूनीकृत कीजिए तथा सार्वत्रिक द्वारों द्वारा उ | उनकी रचना काजिए : | | 4. निम्<br>M | न व्यंजकों को K-मैप द्वारा न्यूनीकृत कीजिए तथा सावात्रक द्वारा द्वारा द<br>inimize following expressions using K-map and realize th | em using universal gates. | | | 100 | (6×2) | | (i)<br>(ii | - 4 2 4 6 0 11 12 14) | (0,2) | | (11 | 0 0 0 | निका तथा इसकी कार्यप्रणाली | | 5. (i) | ) दो 4-बिट संख्याओं के लिए द्विआधारी तुलक की रचना व | and the fact of the second second | | | | | | | समझाइये । Realize a binary comparator for two 4-bit numbers an | समझाइए । | | (i | ा गर्म 1.1 मल्यीप्लेक्सर की रचनी कार्जिए तथा इसकी कार्जि | (6×2) | | | Realize a 4:1 multiplexer and explain its operation. | Solve all parts of | | | i) एक J-K फ्लिप-फ्लॉप का NAND द्वार प्रयुक्त कर तर्क आरेख | व्र खींचिए तथा इसकी कायप्रणाला | | 6. (1 | | | | | सत्य तालिका सहित समझाइए ।<br>Draw logic diagram of a J-K flip-flop using NA | AND gates and explain its | | | operation with truth table. | करत से समयादये । | | ( | | the help of wave diagram. (6×2) | | | Describe the working of 4-bit Johnson counter with | the help of war a | | | के की भी ही गतकोटर की रचना कीजिए तथा कार्यप्रण | ाली समझाइये । | | 7. | (i) डेसीमल से बी.सा.डा. एनफाडर पार्टिंग कि Realize and explain operation of decimal to BCD en | ncoder. | | | (ii) मोड-9 गणक की कार्यप्रणाला समझाइय । | (6×2) | | | Describe the working of mod-9 counter. | ber yet imom at the W | | | | | | 8. | निम्न में से किन्हीं दो पर संक्षिप्त टिप्पणियाँ लिखिए: | | | 0. | Write short notes on any two of the following. | | | | (i) सार्वभौमिक विस्थापन पाजका | | | | Ulliversal silite regions | | | | (ii) अंकीय विधियों के लाभ<br>Advantages of digital techniques | | | | and the second second | | | | (iii) al. al. si. a y-one is is is | (6×2) | BCD to Gray code decoder